>
Fa   |   Ar   |   En
   طراحی جمع‌کننده‌های bcd تحمل‌ پذیر اشکال در منطق برگشت پذیر  
   
نویسنده میرشکار محبوبه ,ولی نتاج مجتبی ,جزایری حمید
منبع صنايع الكترونيك - 1394 - دوره : 6 - شماره : 4 - صفحه:51 -62
چکیده    در سالهای اخیر مدارهای برگشت‌پذیر به خاطر کاربرد در محاسبات کوانتومی مورد توجه زیادی قرار گرفته‌اند. این مدارها به علت داشتن توان مصرفی بسیار ناچیز،‏ علاوه بر کاربرد در محاسبات کوانتومی،‏ می‌توانند در بهینهسازی توان مصرفی مدارهای cmos توان پایین هم استفاده شوند. از طرف دیگر،‏ با توجه به آسیب‌پذیری روزافزون مدارها در برابر عوامل محیطی،‏ ویژگی تحمل‌پذیری اشکال یکی از نیازهای حیاتی مدارهای جدید محسوب می‌شود. در این مقاله،‏ با توجه به این که جمع‌کننده‌ها جز اساسی انواع پردازش و محاسبات محسوب می‌شوند،‏ یک گیت جدید برای طراحی تمام‌جمع‌کننده تحمل‌پذیر اشکال که نگهدارنده پریتی است و سپس دو ساختار جدید برای جمع‌کننده‌های bcd در منطق برگشت‌پذیر،‏ با قابلیت تحمل‌پذیری اشکال ارایه می‌شود. مقایسه ساختارهای پیشنهادی با گیت‌ها و جمع‌کننده‌های متناظر موجود نشان می‌دهد که این مدارها از لحاظ تعداد گیت‌های مصرفی،‏ پیچیدگی محاسباتی،‏ تاخیر و هزینه کوانتومی بهترین بوده یا در وضعی مطلوب قرار دارند.
کلیدواژه reversible logic ,full adder ,bcd adder ,fault-tolerance ,quantum computing ,محاسبات کوانتومی ,منطق برگشت‌پذیر ,تحمل‌پذیری اشکال
آدرس دانشگاه صنعتی نوشیروانی بابل, دانشگاه صنعتی نوشیروانی بابل, ایران, دانشگاه صنعتی نوشیروانی بابل, دانشگاه صنعتی نوشیروانی بابل, ایران, دانشگاه صنعتی نوشیروانی بابل, دانشگاه صنعتی نوشیروانی بابل, ایران
 
     
   
Authors
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved