>
Fa   |   Ar   |   En
   یک ضرب کننده چهاربیتی بهینه سازی شده با استفاده از روش ورودی دروازه شناور انتقالی  
   
نویسنده حسن لی جواد ,شیری نبی اله ,پسران فرشاد
منبع تحليل مدارها، داده ها و سامانه ها - 1403 - دوره : 2 - شماره : 2 - صفحه:1 -9
چکیده    ضرب کننده ها به صورت گسترده ای در مدارهای محاسباتی استفاده می شوند و بهینه سازی آنها تاثیر قابل توجهی بر سرعت محاسبات و سیستم های کامپیوتری دارد. در این مقاله، یک ضرب کننده چهاربیتی با استفاده از روش دروازه های انتقال و ورودی گیت شناور بهینه سازی می شود. روش ورودی گیت شناور باعث کاهش تعداد ترانزیستورها، تاخیر انتشار، توان تلفاتی و مساحت تراشه می شود. همچنین استفاده از روش دروازه انتقال باعث جبران خطای سویینگ در خروجی ضرب کننده می شود. ضرب کننده بهینه سازی شده در تکنولوژی 90 نانومتر بررسی می-شود. نتایج نشان می دهد که ضرب کننده دارای توان تلفاتی 6.09 میکرووات، 6.146 نانوثانیه تاخیر و 200 × 200 میکرومترمربع مساحت می باشد. همچنین مقدار حاصل ضرب توان در تاخیر مدار برابر با 15-10^ × 37.43 است. ضرب کننده بهینه سازی شده برای پردازشگرهای سیگنال دیجیتال با راندمان بالا قبل استفاده می باشد.
کلیدواژه ضرب کننده، دروازه انتقال، ورودی گیت شناور، بهینه سازی
آدرس دانشگاه آزاد اسلامی واحد شیراز, گروه مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد شیراز, گروه مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد شیراز, گروه مهندسی برق, ایران
پست الکترونیکی farshad.pesaran@iau.ac.ir
 
   an optimized four-bit multiplier using transmission gate diffusion input technique  
   
Authors hassanli javad ,pesaran farshad
Abstract    arithmetic units in high-speed cores usually contain digital multipliers, and their optimization has a significant impact on the speed of arithmetic and computer systems. different design techniques have been presented in the research. in this study, a 4-bit multiplier is optimized using transmission gate (tg) and gate diffusion input (gdi) techniques. the gdi technique reduces the number of transistors, propagation delay, power consumption, and chip area. also, using the tg technique compensates for the swing error at the output of the multiplier. the optimized multiplier is evaluated by 90 nm technology. the results show that the multiplier has 6.09 µw power consumption, 6.146 ns delay, and 200 &× 200 µm2 area. also, the value of pdp (power delay product) of the circuit is equal to 37.45&×10-15. the optimized multiplier applies to efficient digital signal processors (dsps) where high performance is required.
Keywords multiplier ,transmition gate (tg) ,gate diffusion input (gdi) ,optimization
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved