بررسی مبدل آنالوگ به دیجیتال sar و مقایسه آن با سایر مبل ها
|
|
|
|
|
نویسنده
|
فاطمی بهبهانی اسماعیل
|
منبع
|
هشتمين همايش ملي مطالعات و تحقيقات نوين در حوزه علوم كامپيوتر، برق و مكانيك ايران - 1401 - دوره : 8 - هشتمین همایش ملی مطالعات و تحقیقات نوین در حوزه علوم کامپیوتر، برق و مکانیک ایران - کد همایش: 01211-16575 - صفحه:0 -0
|
چکیده
|
مبدل های آنالوگ به دیجیتال (adc) رجیستر تقریب متوالی (sar) بخش بزرگی از بازار مبدل های adc با دقت متوسط تا بالا را تشکیل می دهند. نرخ نمونه برداری این مبدل ها حداکثر 5 میلیون نمونه در ثانیه (msps) است و دقت آنها از 8 تا 18 بیت متغیر است. معماری sar امکان داشتن مبدل هایی با کیفیت عملکرد بالا و مصرف انرژی پایین را فراهم می کند که با فضای اندکی که اشغال می کنند برای نیازهای کاربردی این دوره مناسب می باشند. در این مقاله مدل رفتاری و نحوه کارکرد مبدل های آنالوگ به دیجیتال sar را بررسی می کنیم. اجزای درونی این مبدل ها شامل مبدل دیجیتال به آنالوگ خازنی (dac) و مقایسه کننده پرسرعت مورد بررسی قرار گرفته اند. در آخر تفاوت های میان معماری رجیسترهای تقریب متوالی با سایر مبدل های adc (پایپلاین، فلش و سیگما-دلتا) بررسی خواهد شد.
|
کلیدواژه
|
مبدل آنالوگ به دیجیتال (adc)، مبدل دیجیتال به آنالوگ (dac)، مبدل رجیستر تقریب متوالی (sar-adc)، پردازش سیگنال، کالیبراسیون
|
آدرس
|
, iran
|
|
|
|
|
|
|