>
Fa   |   Ar   |   En
   محاسبه ی مشخصه های یک مدار دیجیتال تمام جمع کننده با استفاده از روش مبتنی بر طراحی لی آوت مدار و مقایسه ی آن با روش های مبتنی بر مدل ibis و روش های مبتنی بر مدل spice  
   
نویسنده نقیبی زهره
منبع كنفرانس ملي مهندسي برق و سيستم‌هاي هوشمند ايران - 1400 - دوره : 6 - کنفرانس ملی مهندسی برق و سیستم‌های هوشمند ایران - کد همایش: 00211-11992 - صفحه:0 -0
چکیده    در این مقاله مدار یک تمام جمع کننده ی 24 بیتی با روش طراحی لی اوت سلول های استاندارد، طراحی با استفاده از مدل ibis و مدل spice ساخته شده است. این مدار در سطح لی-اوت با استفاده از نرم افزار ledit و در سطح spice با استفاده از نرم افزار hspice و با استفاده از مدل ibis با استفاده از نرم افزار modelsim طراحی شده است. به منظور مقایسه این سه روش تاخیر مسیربحرانی با استفاده از هر سه روش محاسبه شده است. پس از آن مشخصه هایی مانند تاخیر مسیر بحرانی، انرژی مصرفی، توان مصرفی محاسبه شده است. با توجه به سطح طراحی مدار مقادیر اعداد توان مصرفی، انرژی مصرفی و تاخیر مسیر بحرانی به مقدار واقعی ساخت بسیار نزدیک شده است. برای طراحی دقیق تر در سطح لی-اوت، ابتدا مقدار خازن های پارازیتی ماژول های پایه که در طراحی تمام جمع کننده به کار رفته است، بدست آورده شده است.. سپس مقدار حداقل و حداکثر خازن های پارازیتی مدار تمام جمع کننده ی 24 بیتی محاسبه شده است. سپس تاخیر این مدار بدست آمده در سطح لی-اوت با روش مبتنی بر ibis و روش مبتنی بر spice است، مقایسه شده است.
کلیدواژه تاخیر مسیر بحرانی،طراحی سطح ترانزیستور،مدل ibis،مدل spice،طراحی لی،اوت
آدرس , iran
 
     
   
Authors
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved