>
Fa
  |  
Ar
  |  
En
بررسی مشخصه های بلاک دیجیتال در پروسس کرنرهای مختلف در سطح ترانزیستور
نویسنده
نقیبی زهره
منبع
كنفرانس ملي مهندسي برق و سيستمهاي هوشمند ايران - 1400 - دوره : 6 - کنفرانس ملی مهندسی برق و سیستمهای هوشمند ایران - کد همایش: 00211-11992 - صفحه:0 -0
چکیده
در این مقاله یک جمع کننده ی 24 بیتی توسط ترانزیستور هایی با سایز بهینه طراحی شده است. پس از اطمینان از عملکرد صحیح بلاک جمع کننده، مسیر بحرانی تعیین شده است و در ادامه تاخیر این مسیر در پروسس کرنرهای مختلف محاسبه شده است. علاوه بر آن تاثیر ولتاژ منبع تغذیه بر روی تاخیر مسیر بحرانی بررسی شده است. با توجه به نتایج حاصل، کمتر شدن ولتاژ منبع تغذیه ی بلاک، تاخیر مسیر بحرانی در همه ی پروسس کرنر ها افزایش می یابد. این تاخیر در پروسس کرنر ss از همه ی پروسس کرنر های بررسی شده بیشتر است. در قسمت پایانی مقاله نیز تاخیر به ازای نوسانات محلی و سراسری مختلف محاسبه شده است. این نوسانات شامل تغییرات در ولتاژ، دما و سایز ترانزیستور ها می باشد. تاثیر نوسانات محلی و سراسری در پروسس کرنر های مختلف با یکدیگر مقایسه شده است. همچنین تاثیر نوسانات محلی و سراسری در دو ولتاژ منبع تغذیه بررسی شده است. با توجه به نتایج حاصل، هر چه ولتاژ منبع تغذیه کمتر باشد، پارامتر تاخیر مدار نسبت به نوسانات حساس تر است. همچنین ایجاد نوسانات سراسری تاثیر بیشتری نسبت به نوسانات دیگر دارد.
کلیدواژه
بلاک دیجیتال،مسیر بحرانی،روش آنالیز monte carlo،پروسس کرنر
آدرس
, iran
investigation of digital block characteristics in the different process corners at the transistor level
Authors
Copyright 2023
Islamic World Science Citation Center
All Rights Reserved