طراحی جبرانسازی فرکانسی تقویت کننده دو طبقه cmos ota، قابل اعمال در اندازه گیری دما توسط rtd
|
|
|
|
|
نویسنده
|
آسیابی طیبه ,حسینی پویا سید جعفر
|
منبع
|
اولين كنفرانس بين المللي و هفتمين كنفرانس ملي مهندسي برق و سيستمهاي هوشمند - 1402 - دوره : 7 - اولین کنفرانس بین المللی و هفتمین کنفرانس ملی مهندسی برق و سیستمهای هوشمند - کد همایش: 02230-47907 - صفحه:0 -0
|
چکیده
|
پارامترهای فرآیند، در صنعت یا نیروگاه باید به طور مداوم نظارت و کنترل شوند. دما یکی از مهم ترین پارامترهایی است که باید توسط rtd کنترل شود که برای تنظیم دامنه سیگنال، از تقویت کننده در خروجی پل وتستون بکار برده می شود. در این مقاله یک طرح جدید ارائه شده است که توپولوژی جبران ساز فرکانسی تقویت کننده دیفرانسیل (dacbfc) نامیده می شود. ساختار ارائه شده مسیر پیشرو را حذف کرده و مسیر فیدبک را در شبکه جبران سازی، به طور همزمان تقویت می کند. همچنین مدار ارائه شده تنها از یک خازن کوچک جبران ساز استفاده می کند که این سبب کاهش سطح تراشه می گردد. شبیه سازی مدار پیشنهادی با استفاده از تکنولوژی 0.18 μm cmos در شبیه ساز hspice انجام شده است. نتایج شبیهسازی نشان میدهد که با همان بار خازنی و اتلاف توان، فرکانس افزایش واحد (ugf) را میتوان بیش از 10 برابر نسبت به جبران میلر تو در تو معمولی بهبود بخشید. پاسخ فرکانس تقویت کننده پیشنهادی نشان می دهد که بهره dc مدار db 100 و پهنای باند مدار mhz 3.4 با حاشیه فاز °67 می باشند. تلفات توان مدار پیشنهادی نسبتاً خیلی پایین و در حدود wμ 362 به ازای منبع تغذیه 1.8 ولتی می باشد.
|
کلیدواژه
|
تقویت کننده،توان مصرفی پایین،جبران ساز فرکانسی بلوک تفاضلی،ضرایب کارایی،rtd
|
آدرس
|
, iran, , iran
|
پست الکترونیکی
|
hosseinipouya55@gmail.com
|
|
|
|
|