>
Fa   |   Ar   |   En
   گیت xor/xnor جدید با مصرف توان پایین مبتنی بر فن‌آوری اسپینترونیک  
   
نویسنده علی‌بیگی ایمان ,تابنده محمود ,باقری شورکی سعید ,رجایی رامین
منبع سي و يكمين كنفرانس بين المللي مهندسي برق - 1402 - دوره : 31 - سی و یکمین کنفرانس بین المللی مهندسی برق - کد همایش: 02230-61907 - صفحه:0 -0
چکیده    ضعف‌های عمده فن‌آوری cmos مانند مصرف توان استاتیک بالا و توان پردازشی پایین آن موجب استفاده از فن‌آوری‌های نوظهور در پیاده‌سازی سخت‌افزاری الگوریتم‌های هوش مصنوعی شده است. توان پردازشی بالا و حجم زیاد اطلاعات در شبکه‌های عصبی مصنوعی موجب شده است که پیاده‌سازی سخت‌افزاری این شبکه‌ها با استفاده از فن‌آوری‌های جدید مانند اسپینترونیک بسیار پرکاربرد باشد. در این مقاله یک ساختار xor/xnor با استفاده از یک المان اسپینترونیک جدید طراحی و ارائه گردیده است که نسبت به نمونه‌های مشابه مصرف توان را تا حدود 50درصد کاهش می‌دهد. این کاهش توان در ساختارهایی مانند شبکه‌های عصبی باینری یا مدارات تولید‌کننده توازن (parity) که دارای تعداد زیادی xor/xnor می‌باشند چشمگیر بوده و می‌تواند در طراحی سیستم‌های نهفته توان پایین مورد استفاده قرار گیرد. همچنین به دلیل تقارن کامل ساختار سلول اسپینترونیک استفاده شده گیت xor/xnor ارائه شده در مقابل تغییرات فرآیند ساخت بسیار مقاوم می‌باشد و نرخ خطای صفر دارد. ساختار ارائه شده با توجه به مصرف توان پایین و نرخ خطای صفر برای پیاده‌سازی شبکه‌های عصبی باینری بسیار مناسب است.
کلیدواژه اسپینترونیک، قابلیت اطمینان، گیت xor/xnor، مصرف توان و هوش مصنوعی
آدرس , iran, , iran, , iran, , iran
پست الکترونیکی rrajaei@nd.edu
 
     
   
Authors
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved