|
|
طراحی مداری گیرنده دستگاه الکتروانسفالوگرام مناسب برای کاربردهای قابل حمل
|
|
|
|
|
نویسنده
|
مرادی مرضیه ,دوستی مسعود
|
منبع
|
مهندسي مخابرات جنوب - 1401 - دوره : 11 - شماره : 44 - صفحه:39 -48
|
چکیده
|
در سالهای اخیر بسیاری از دستگاههای الکتروانسفالوگرام (eeg) قابل حمل و بیسیم شده اند. با توجه به الزامات تحرک و دوام، دستگاههای eeg نیازمند کوچکتر و سبکتر شدن، داشتن توان مصرفی پایینتر، به همراه کاهش نویز و آفست هستند. دامنه سیگنال eeg مقداری ضعیف بین 20 تا 200 میکروولت است و فرکانس سیگنال eeg از 1/0 تا 100 هرتز را در بر میگیرد. علاوه بر این، رابط پوست الکترود یک ولتاژ آفست dc بزرگ در حدود 300± میلی ولت ایجاد میکند. این دو چالش میتوانند سیگنال اصلی را برهم بزنند و دقت تشخیص را کاهش بدهند. در ورودی بخش تقویتکننده بسیاری از مدارهای eeg از تکنیک چاپر که با آن آفست و نویز1/f مدوله میشوند، بنابراین دقت بالا، آفست میکروولت و نویز کم 1/f را میتوان بهدست آورد. تقویتکننده اصلی ترارسانا به عنوان تقویتکننده (ia) در بیشتر کارهای قبلی تقویتکننده کاسکد تاشده است. در این مقاله طرح ارائه شده با نوآوری در بخش تقویتکننده و استفاده از مدار مناسب برای بخش مدولاتور دوعامل کاهش توان مصرفی و نویز را به صورت همزمان ایجاد کرده است. مدار در تکنولوژی 0.18μm cmos طراحی شده و در شبیهسازی پساجانمایی تقویتکننده به بهره باند میانی 60db و پهنای باند 3db- در محدوده 0/1 تا 210 هرتز دست مییابد. مساحت تراشه مدار با پایهها 512×512 میکرومتر مربع است. lpf قابل تنظیم دارای فرکانس قطع 100 هرتز است. مدار پیشنهادی دارای نویز ارجاعی ورودیµvrms 0٫75 (0٫1~100هرتز) و مصرف توانnw 760 با تغذیه 1 ولت است.
|
کلیدواژه
|
تقویت کننده کاسکد تاشده بازیافتی کامل، تکنیک تثبیت چاپر، الکتروانسفالوگرام، فیلتر gm-c ، طراحی کم نویز، ناحیه معکوسضعیف
|
آدرس
|
دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران, ایران, دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران, گروه مهندسی برق, ایران
|
پست الکترونیکی
|
m_dousti@srbiau.ac.ir
|
|
|
|
|
|
|
|
|
the circuit design of the receiving part of the portable electroencephalogram system
|
|
|
Authors
|
moradi marzieh ,dousti mosoud
|
Abstract
|
in recent years, many electroencephalogram (eeg) devices have become portable and wireless. given the requirements for mobility, eeg instruments need to be smaller, lighter, and power-efficient with reduced noise and offset. an eeg signal is very weak and its amplitude ranging is from 20 to 200 µv and its frequency ranges from 0.1 to 100 hz. besides, the skin-electrode interface creates a large dc offset voltage which can be in the order of ±300 mv. these two challenges can disturb the main signal and reduce the detection accuracy. at the input of amplification section of many eeg circuits, the chopping technique has been applied to convert dc input signals into ac signals. the main transconductance amplifier as eeg instrumentation amplifier (ia) in most of the previous works is the folded cascode amplifier. in this paper, we proposed a circuit which designed in 0.18 cmos technology and its amplifier is a two-stage fully recycling chopper stabilized folded cascode amplifier that operates at low supply voltage and its input-referred noise is decreased by enhancing transconductance while it has a large slew rate, a high dc gain and an improved gain bandwidth. these features significantly decrease the noise and offset without a considerable increase in the power required by the circuit. in the post-layout simulation the amplifier achieves a midband gain of 60 db and a -3db bandwidth in the range of 0.1-210 hz. the chip area with pads is 512×512 μm2. the adjustable lpf has a 100 hz cut-off frequency.the proposed circuit has an input-referred noise of 0.75 μvrms, (0.1~100hz) and a power consumption of 760 nw at 1 v supply.
|
Keywords
|
fully recycling folded cascode amplifier ,chopper-stabilized technique ,eeg ,low-noise design ,weak inversion
|
|
|
|
|
|
|
|
|
|
|