>
Fa   |   Ar   |   En
   تکنیک سوئیچ‌زنی خازنی جدید با حساسیت کم به تغییرات ولتاژ حالت مشترک برای مبدل‌های آنالوگ به دیجیتال تقریب متوالی تفاضلی  
   
نویسنده خورشیدی الهام ,قاسمی عبدالرسول
منبع مهندسي مخابرات جنوب - 1400 - دوره : 10 - شماره : 39 - صفحه:69 -80
چکیده    در این مقاله یک مبدل آنالوگ به دیجیتال تقریب متوالی تمام تفاضلی 10 بیت ks/s 500 با روش سوئیچ زنی پیشنهادی با توان مصرفی کم ارائه شده است. در این مبدل، انرژی مصرفی زیر مبدل دیجیتال به آنالوگ نسبت به ساختار متعارف 86% و ساختار یکنوا 24،65% کاهش یافته است. به دلیل عملکرد سوئیچ زنی مکمل آرایه خازنی نیم مدار بالایی و پایینی، باعث شده تغییرات ولتاژ حالت مشترک ورودی های مقایسه کننده از گام دوم به بعد ثابت شود. شبیه سازی در تکنولوژی μm cmos 0،18 و با منبع تغذیه 1،8 ولت و با نرخ نمونه برداری 500 ks/s انجام شده است و به یک bits ، enob 9،85 و توان مصرفی μw 17،69 ، در نتیجه یک fj/c-s ، fom 43،5 می رسد.
کلیدواژه مبدل آنالوگ به دیجیتال تقریب متوالی، روش سوئیچ زنی یکنوا، روش سوئیچ زنی switchback، تغییرات ولتاژ حالت مشترک
آدرس دانشگاه آزاد اسلامی واحد بوشهر, گروه برق الکترونیک, ایران, دانشگاه آزاد اسلامی واحد بوشهر, گروه برق, ایران
پست الکترونیکی rasul_ghasemi@yahoo.com
 
   new capacitance switching technique with low sensitivity to common-mode voltage variations for differential sar adcs  
   
Authors khorshidi elham ,ghasemi a
Abstract    in this paper, while describing the operation of the adc sar, we examine the blocks that make up this converter and the share of each of the circuits is in total power consumption and tried to reduce the power consumption. since the dac and comparator respectively have the highest power consumption in this type of converter, most designers pay attention to the two sides to reduce power consumption. dac design is more important from these two circuits, so an analog to digital converter with the fully differential is proposed with a proposed switching method to reduce the power consumption of the dac. in this converter, the energy consumed dac has fallen by 86% compared to conventional structure and has decreased by 24.65%compared to the monotonic structure. due to the performance of the dac complement switching of the upper and lower half-circuits, caused the voltage variations of the common-mode inputs of the comparator to be constant from step two to the next, and this improves the constant of the voltage variation of the common mode of our circuit deflection which is the benefits from this proposed method. all simulation in the 0.18 μm cmos technology with 1.8-v power supply is done.
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved