>
Fa   |   Ar   |   En
   lsbb مبدل سطح ولتاژ مبتنی بر اریب سازی بدنه  
   
نویسنده درویش خلیل آبادی رضا ,باوفای طوسی امیر
منبع مهندسي برق و مهندسي كامپيوتر ايران - 1402 - دوره : 21 - شماره : 3 - صفحه:197 -204
چکیده    امروزه، طراحان سیستم‌های مدرن دیجیتال و آنالوگ به‌منظور افزایش کارایی سیستم از چندین سطح ولتاژ در یک مدار استفاده می‌کنند. برای تبدیل سطوح ولتاژ در مدارهای با کارایی بالا، استفاده از مدارهای مبدل سطح ولتاژ با سرعت بالا و مصرف کم ضروری است. در این مقاله، یک مدار مبدل سطح ولتاژ با کارایی بالا با نام lsbb ارائه می‌گردد که از سه بخش اریب‌سازی بدنه، مدار آینه جریان و مدار بالاکشنده و پایین‌کشنده تشکیل شده است. ایده اصلی این طراحی، استفاده از مدار اریب‌ساز برای وابسته‌کردن پایه بدنه ترانزیستورهای طبقات ورودی به ولتاژ vddl است. این وابستگی منجر به تغییرات ولتاژ آستانه و در نتیجه تغییر تاخیر و توان مصرفی در راستای افزایش کارایی مدار می‌گردد. پیاده‌سازی در فناوری 180 نانومتر tsmc و شبیه‌سازی با مقدار vddl برابر با 4/0 ولت، vddh معادل 8/1 ولت و فرکانس ورودی 1 مگاهرتز حاکی از عملکرد صحیح و با کارایی بالای مدار پیشنهادی دارد. مقادیر تاخیر 9/21 نانوثانیه، توان مصرفی 129 نانووات و حاصل‌ضرب توان- تاخیر برابر با 2825 نانووات در نانوثانیه، موید کارایی بالای مدار پیشنهادی است.
کلیدواژه مبدل سطح ولتاژ، کارایی بالا، توان مصرفی پایین، اریب‌سازی بدنه و آینه جریان
آدرس دانشگاه سجاد, دانشکده مهندسی کامپیوتر, ایران, دانشگاه سجاد, دانشکده مهندسی کامپیوتر, ایران
پست الکترونیکی abavafat@yahoo.com
 
   lsbb voltage level shifter based on body biasing  
   
Authors darvish khalilabadi reza ,bavafa toosi amir
Abstract    designers of modern digital and analog systems have been using multiple voltage levels in one circuit to increase performance. to convert voltage levels in high-performance circuits, it is necessary to use voltage level shifter (ls) circuits with high speed and low power consumption. in this article, a high-performance ls circuit called lsbb (level shifter based on body biasing) is presented. lsbb consists of three parts: body biasing, current mirror circuit, and pull-up and pull-down circuit. the main idea of this design is to use the biasing circuit to depend on the base of the body of the transistors of the input stages to the vddl voltage. this dependence leads to changes in the threshold voltage and as a result changes in the delay and power consumption to increase the performance of the circuit. implementation in 180 nm tsmc technology and simulation with vddl equal to 0.4 v, vddh equal to 1.8 v and input frequency 1 mhz indicates the correct operation and high-performance of the proposed circuit, the delay values are 21.9 ns, the power consumption is 129 nw and the pdp equal to 2825 nw*ns confirms the high-performance of lsbb.
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved