>
Fa   |   Ar   |   En
   طراحی اسیلاتور متعامد کنترل‌شونده با ولتاژ با بازه وسیع فرکانسی  
   
نویسنده مهدوی امیرحسین ,میارنعیمی حسین ,جوادی محسن
منبع مهندسي برق و مهندسي كامپيوتر ايران - 1402 - دوره : 21 - شماره : 2 - صفحه:129 -137
چکیده    نسل پنجم شبکه اینترنت برای رفع محدودیت پوشش ارتباطی مناطق وسیع به وجود آمده است. از چالش‌های مهم اینترنت نسل پنجم، ساخت اسیلاتورهای متعامد در بازه وسیع فرکانسی بالا می‌باشد. خطای فاز و عدم تعادل دامنه سبب کاهش نسبت بازگشت تصویر می‌شود که بر اندازه بردار خطای ارتباطی تاثیر می‌گذارد. فازهای متعامد به ‌وسیله فیلتر چندفازی یک‌مرحله‌ای با مقاومت‌های متشکل از چهار ماسفت نوع n در حالت تریود، تولید می‌شود که هر یک از چهار سر گیت ماسفت به ‌وسیله یک ولتاژ تنظیم می‌گردد. فیدبک مدار دائماً فرکانس مرکزی فیلتر چندفازی را متناسب با فرکانس ورودی با تغییر مقاومت ماسفت‌ها تنظیم می‌کند. در این پژوهش برای نخستین بار هر بلوک مداری معادل‌سازی ریاضی شده و سپس با ترسیم این بلوک‌های ریاضی در محیط سیمولینک متلب، پاسخ بهینه برای طراحی این مدار استخراج گردید. همچنین مزیت دیگر این پژوهش، استخراج کامل معادلات ریاضی حاکم بر مدار می‌باشد. بر اساس پاسخ به‌دست‌آمده در محیط سیمولینک و معادلات ریاضی اثبات‌شده، مدار فوق در محیط نرم‌افزار طراحی سیستم پیشرفته با پارامترهای دقیق در بازه فرکانسی 2 تا 6 گیگاهرتز و فرکانس مرکزی 4 گیگاهرتز شبیه‌سازی‌ شد. کسری پهنای باند در این مدار به 100% با خطای فاز حدود یک درجه رسید.
کلیدواژه اسیلاتور متعامد، خطای فاز، سلول گیلبرت، فیلتر چندفازی
آدرس دانشگاه صنعتی نوشیروانی بابل, دانشکده مهندسی برق و کامپیوتر, ایران, دانشگاه صنعتی نوشیروانی بابل, دانشکده مهندسی برق و کامپیوتر, ایران, دانشگاه تخصصی فناوری‌های نوین آمل, ایران
پست الکترونیکی mohsen_javadi@ut.ac.ir
 
   designing quadrature vco in a wide range frequency  
   
Authors mahdavi amir hossein ,miar naimi hossein ,javadi mohsen
Abstract    the 5g network has been created to solve the limitation of communication coverage in large areas. one of the challenges of the 5g is the construction of quadrature oscillators in a wide range of high frequencies. phase error and amplitude imbalance cause a decrease in the image rejection ratio (irr), which affects the communication error vector magnitude (evm). the quadrature phases are generated by a one-stage poly-phase filter (ppf) whose resistors consist of four n-type mosfets in triode mode, each of its four gate ends is set by a voltage. the feedback circuit constantly adjusts the center frequency of the ppf according to the input frequency by changing the resistance of the mosfets. in this research, the circuit is simulated in the advanced design system software environment in the frequency range of 2 to 6 ghz with a central frequency of 4 ghz, which has reduced the quadrature phase error to less than 1 to 9 degrees. then, the governing mathematical equations of the circuit were extracted and the network function of the circuit was designed in the simulink matlab environment. the main advantage of the simulink method is the high speed of simulation.
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved