|
|
جمعکننده نافرار و توان پایین مبتنی بر فناوری اسپینترونیک برای پیادهسازی محاسبات در حافظه
|
|
|
|
|
نویسنده
|
امیرانی عبداله ,جعفری کیان ,رجایی رامین
|
منبع
|
مهندسي برق و مهندسي كامپيوتر ايران - 1399 - دوره : 18 - شماره : 2 - صفحه:111 -116
|
چکیده
|
با پیشرفت فناوری و کوچکشدن اندازه ترانزیستورها به خصوص در فناوریهای زیر 90 نانومتر مصرف توان ایستای بالا به علت افزایش نمایی جریان نشتی ترانزیستورها به یکی از بزرگترین مشکلات مدارهای مبتنی بر فناوری cmos تبدیل شده است. افزارههای اسپینترونیک مانند پیوند تونل مغناطیسی (mtj) با توجه به ویژگیهای منحصربهفردشان از جمله مصرف توان ایستای پایین، نافراربودن، طول عمر زیاد، سازگاری با ترانزیستورهای cmos و امکان ساخت در چگالیهای بالا یکی از گزینههای مورد توجه برای طراحی مدارهای ترکیبی mtj/cmos و غلبه بر معضل مصرف توان ایستای بالا در مدارهای مبتنی بر فناوری cmos است. در این مقاله یک تمام جمعکننده ترکیبی mtj/cmos کاملاً نافرار و توان پایین برای پیادهسازی محاسبات در حافظه ارائه شده است. نتایج شبیهسازیها نشان میدهد که تمام جمعکننده نافرار پیشنهادی نسبت به تمام جمعکنندههای نافرار موجود حداقل 50 درصد سریعتر بوده، حاصلضرب توان در تاخیر آن 39 درصد کمتر است و سربار سختافزاری زیادی نیز به مدار تحمیل نمیکند.
|
کلیدواژه
|
پیوند تونل مغناطیسی، طراحی توان پایین، فناوری اسپینترونیک، محاسبات در حافظه، مدارهای ترکیبی mtj/cmos
|
آدرس
|
دانشگاه شهید بهشتی, دانشکده مهندسی برق, ایران, دانشگاه شهید بهشتی, دانشکده مهندسی برق, ایران, دانشگاه شهید بهشتی, دانشکده مهندسی برق, ایران
|
پست الکترونیکی
|
r_rajaei@sbu.ac.ir
|
|
|
|
|
|
|
|
|
Nonvolatile and LowPower Spintronic FullAdder for Realization of Process in Memory
|
|
|
Authors
|
Amirany A . ,Jafari kian
|
Abstract
|
As technology nodes shrink below 90 nm, high static power consumption has become one of the biggest problems of CMOS based circuits due to the exponential leakage current of transistors. Spintronic devices such as magnetic tunnel junction (MTJ) due to their fascinating features such as low static power consumption, nonvolatility, high endurance, compatibility with CMOS transistors and highdensity fabrication are one of the promising candidate for designing hybrid MTJ/CMOS circuits and overcoming high static power consumption of CMOS based circuits. In this paper, a fully nonvolatile and low power hybrid MTJ/CMOS fulladder circuit for Realization of Process in Memory is proposed. The simulation results show that all the proposed circuit is at least 50% faster than all previous counterparts, the power output delay is 39% lower than the previous design, and does not impose high hardware overhead.
|
Keywords
|
|
|
|
|
|
|
|
|
|
|
|