>
Fa   |   Ar   |   En
   طراحی مدار ضرب‌کننده موازی علامت‌دار برگشت‌پذیر با قابلیت حفظ توازن  
   
نویسنده حق پرست مجید ,بوالحسنی علی
منبع مهندسي برق و مهندسي كامپيوتر ايران - 1397 - دوره : 16 - شماره : 3 - صفحه:213 -220
چکیده    یکی از چالش‌ها و محدودیت‌های مهم در طراحی مدارهای پرتراکم، اتلاف توان ناشی از ترانزیستورهای این مدارها است. منطق برگشت‌پذیر یکی از رویکردهای نوین در کاهش اتلاف توان مدارهای دیجیتال در حوزه محاسبات کوانتومی است. در این مقاله طرحی بهبودیافته از یک مدار موازی ضرب‌کننده علامت‌دار 5بیتی با ویژگی حفظ توازن ارائه می‌شود. مدارهای برگشت‌پذیر با قابلیت حفظ توازن یک ویژگی مهم برای پیاده‌سازی سیستم‌های تحمل‌پذیر اشکال در حوزه فناوری نانو است. برای طراحی ضرب‌کننده پیشنهادی، یک بلوک 5×5 برگشت‌پذیر به نام hbf برای طراحی یک جمع‌کننده کامل برگشت‌پذیر با هزینه کوانتومی مناسب و یک دروازه 4×4 برگشت‌پذیر به نام hbl ارائه شده‌اند. ساختار مدار ضرب‌کننده از دو بخش تولید حاصل‌ضرب‌های جزئی (ppg) و عملوندهای چندگانه افزوده (moa) تشکیل شده است. این ساختار مبتنی بر الگوریتم‌های baugh-wooley و درخت والاس بوده که منجر به بهبود سرعت عملیات در ضرب‌کننده 5بیتی باینری برای اعداد علامت‌دار می‌شود. مدارهای پیشنهادی بر مبنای معیارهای ارزیابی مهمی همچون هزینه کوانتومی، خروجی‌های بی‌اهمیت و ورودی‌های ثابت، بهینه‌سازی شده و با مدارهای موجود مقایسه می‌شوند. هدف اصلی، کاهش هزینه کوانتومی، تعداد ورودی‌های ثابت و خروجی‌های بی‌اهمیت در طراحی مدار ضرب‌کننده پیشنهادی است. نتایج ارزیابی و مقایسه نهایی نشان می‌دهد که ضرب‌کننده 5×5 پیشنهادی در این پژوهش، 26% در هزینه کوانتومی، 9% در خروجی‌های بی‌اهمیت و 9% در ورودی‌های ثابت نسبت به بهترین طرح‌های موجود، بهبود یافته است.
کلیدواژه محاسبات کوانتومی، مدار برگشت‌پذیر، ضرب‌کننده علامت‌دار، حفظ توازن، فناوری نانو
آدرس دانشگاه آزاد اسلامی واحد یادگار امام خمینی (ره) - شهرری, گروه کامپیوتر, ایران, دانشگاه آزاد اسلامی واحد علوم و تحقیقات, گروه کامپیوتر, ایران
پست الکترونیکی ali.bolhassani@srbiau.ac.ir
 
   Design of Parity Preserving Reversible Signed Multiplier Circuit  
   
Authors Haghparast M. ,Bolhassani A.
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved