|
|
ارائه روشی جهت افزایش اتکاپذیری حافظهی نهان
|
|
|
|
|
نویسنده
|
شهنوازی محمدجواد ,قزوینی مهدیه ,قوامی بهنام
|
منبع
|
پدافند الكترونيكي و سايبري - 1401 - دوره : 10 - شماره : 1 - صفحه:1 -10
|
چکیده
|
پردازندههای مدرن که شامل حافظهی نهان بزرگ است، نسبت به خطاهای گذرا آسیبپذیری بالایی دارد. اهمیت این موضوع باعث شده است تا از روشهای کدگذاری برای محافظت در برابر خطا استفاده شود. هزینهی قابلیت اطمینان باید به نحوی تامین گردد تا استفادهی بهینه از انرژی و ناحیه را در پی داشته باشد. در این مقاله روشی برای افزایش اتکاپذیری حافظهی نهان محافظت نشده در پردازندهها ارائه شده است. در این مقاله قابلیت اطمینان حافظهی نهان در پردازندههای مدرن با استفاده از مکانیسم کاهش خطای برچسب کمهزینه مورد مطالعه قرار میگیرد. روش پیشنهادی از تکنیک افزایش فاصلهی همینگ در برچسب بهرهبرداری میکند. علاوهبر کاهش false hit به صفر ، دارای سربار بسیار پایین نیز هست.
|
کلیدواژه
|
فاصلهی همینگ، اتکاپذیری، false hit، حافظهی نهان، اشکال
|
آدرس
|
دانشگاه شهید باهنر, ایران, دانشگاه شهید باهنر, ایران, دانشگاه شهید باهنر, ایران
|
پست الکترونیکی
|
ghavami@uk.ac.ir
|
|
|
|
|
|
|
|
|
an approach to dependability enhancement of cache memories
|
|
|
Authors
|
shahnavazi mohammadjavad ,ghazvini mahdieh ,ghavami behnam
|
Abstract
|
the modern processors that consist of large caches are very vulnerable to transient errors. due to the importance of this problem, coding methods are adopted for protection against errors. the cost of reliability should be incurred to optimize the use of energy and area. this paper proposes an approach to dependability enhancement in unprotected caches of processors. for this purpose, the lowcost tag error mitigation mechanism is adopted to analyze the reliability of caches in modern processors. benefiting from the tag hamming distance increase technique, the proposed approach has a much lower overhead and decreases the false hit rate to zero.
|
|
|
|
|
|
|
|
|
|
|
|
|