>
Fa   |   Ar   |   En
   معماری تحمل‌پذیر اشکال برای مسیریاب‌های شبکه روی تراشه سه‌بعدی  
   
نویسنده سید آقایی رضایی حسین ,مدرسی مهدی
منبع رايانش نرم و فناوري اطلاعات - 1396 - دوره : 6 - شماره : 1 - صفحه:1 -7
چکیده    اگرچه تراشه‌های سه‌بعدی یک راه‌حل امید بخش برای مقابله با مشکلات ناشی از مقایس‌پذیری در سطح مدارات مجتمع محسوب می‌گردند اما دمای بالای این تراشه‌ها به دلیل افزایش چگالی توان، آسیب‌پذیری تراشه‌های سه‌بعدی در مقابل خطاهای دائمی و یا متناوب را بیشتر کرده است. از طرف دیگر استفاده از اتصال‎‌های سریع عمودی (tsv) در مدارات مجتمع سه‌بعدی افق جدیدی را برای طراحی شبکه‌های روی تراشه باز کرده است. در این مقاله با به کارگیری اتصال‌های سریع عمودی یک معماری با قابلیت تحمل‌پذیر اشکال برای شبکه‌های روی تراشه سه‌بعدی معرفی خواهیم کرد. در این معماری، خرابی‌های دائمی و متناوب اتصال (یا کراس‌بار)، با استفاده از اتصال (یا کراس‌بار) بیکار مسیریاب‌های بالا و پایین دور زده می‌شوند. نتایج نشان می‌دهد که معماری پیشنهادی نسبت به دیگر معماری‌های ارائه شده کارآیی بیشتری داشته و قابلیت اطمینان شبکه را به طور متوسط تا 35 درصد افزایش می‌دهد.
کلیدواژه شبکه روی تراشه سه بعدی، تحمل پذیرخرابی، به اشتراک گذاری منابع
آدرس دانشگاه تهران, دانشکده مهندسی برق و کامپیوتر, گروه معماری کامپیوتر, ایران, دانشگاه تهران, دانشکده مهندسی برق و کامپیوتر, گروه معماری کامپیوتر, ایران
پست الکترونیکی modarressi@ut.ac.ir
 
   FaultTolerant 3D NetworkonChip Design using Dynamic Link Sharing  
   
Authors Seyyedaghaei Rezaei Seyyed Hossein
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved