>
Fa   |   Ar   |   En
   ارائۀ یک ساختار خطاپذیر مبتنی بر تقاضا برای معماری سه‌بعدی شبکه‌های بی‌سیم روی تراشه  
   
نویسنده محمودزاده مهلا ,ستاری نایینی وحید
منبع هوش محاسباتي در مهندسي برق - 1402 - دوره : 14 - شماره : 2 - صفحه:47 -65
چکیده    در معماری شبکه روی تراشه، ساختار سیمی و ارتباطات چندگامی باعث افزایش توان مصرفی و تاخیر می‌شود. ترکیب رسانۀ سیمی برای انتقال منظم و رسانۀ بی‌سیم با پهنای ‌باند بالا برای برقراری ارتباطات چندگامی، روشی برای کاهش تاخیر و توان مصرفی است. در شبکه بی‌سیم روی تراشه، گرههای بی‌سیم به دلیل پیچیدگی و استفادۀ نسبتاً زیاد از آنها، مستعد بروز خطا هستند. همچنین، به دلیل اشتراک‌گذاری آنها بین چندین گره، در معرض ازدحام قرار دارند؛ اما وظیفۀ آنها، بالابردن بهره‌وری است؛ با این حال، وجود گرههای بی‌سیم در شبکه‌های بی‌سیم روی تراشه، هزینه و مساحت را افزایش می‌دهد؛ بنابراین، یافتن یک ساختار بهینه برای ارتباط بین هسته‌ها ضروری است. در این مقاله، یک معماری سه‌بعدی جدید برای شبکۀ بی‌سیم روی تراشه ارائه شده که دارای دوسطح است. با توجه به محل خطا در سطح دوم، مسیریاب‌های بی‌سیم در سطح اول به عناصر پردازشی اختصاص داده می‌شوند. از ماتریس تقاضا برای بهینه‌سازی الگوهای مختلف ترافیک استفاده می‌شود. کارایی معماری سه‌بعدی تحت الگوهای ترافیکی مختلف مقایسه شده است. نتایج به‌دست‌آمده نشان می‌دهند ساختار ارائه‌شده دارای عملکرد نسبتاً مطلوبی است و قابلیت اطمینان شبکه را افزایش می‌دهد.
کلیدواژه ازدحام، شبکه روی تراشه، شبکۀ بی‌سیم روی تراشه، قابلیت اطمینان
آدرس دانشگاه شهید باهنر کرمان, گروه مهندسی کامپیوتر, ایران, دانشگاه شهید باهنر کرمان, گروه مهندسی کامپیوتر, ایران
پست الکترونیکی vsnaeini@uk.ac.ir
 
   developing a fault-tolerant demand-based structure for 3d wireless networks on chip architecture  
   
Authors mahmoudzadeh mahla ,sattari-naeini vahid
Abstract    in network-on-chip architecture, wired structure and multi-step communication increase consumption power and latency. combining wired media for a regular transmission and high-bandwidth wireless media for multi-step communication is a way to reduce latency and consumption of power. wireless nodes are prone to error in on-chip wireless networks due to their complexity and relatively high usage; they are also crowded due to their sharing between several nodes, but their job is to increase efficiency. however, the presence of wireless nodes in wireless networks on the chip increases the cost and area. therefore, finding an optimal structure for communication between cores is necessary. in this paper, a new three-dimensional architecture for a wireless network on chip is presented, which has two levels; depending on the location of the error in the second level, the wireless routers in the first level are assigned to the processing elements. the demand matrix is used to optimize different traffic patterns. the performance of 3d architecture has been compared under different traffic patterns. the obtained results show that the proposed structure has a relatively good performance and increases the network’s reliability.
Keywords congestion ,network on chip ,wireless network on chip ,reliability
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved