>
Fa   |   Ar   |   En
   طراحی آشکار ساز فاز- فرکانس پویا و پمپ بار با توان مصرفی پاییندر فناوری 180 نانومتر  
   
نویسنده اسمعیلی سراجی فاطمه ,قربانی علیرضا ,انیشه محمود
منبع مهندسي برق دانشگاه تبريز - 1403 - دوره : 54 - شماره : 2 - صفحه:133 -142
چکیده    حلقه قفل تاخیر به طور وسیع در مدارات سنتز کننده‌های فرکانس، فرستنده-گیرنده‌های دیجیتالی و همزمان سازی کلاک استفاده می‌شود.در حال حاضر، حلقه قفل تاخیر به علت زمان قفل شدن کمتر، سرعت بالاتر، شرایط بهتر از نظر پایداری و جیتر کمتربیشتر ازحلقه قفل فاز مورد توجه قرار می‌گیرد. در این مقاله، یک آشکارساز فاز-فرکانس پویا مبتنی بر وارونگر cmos و مالتی پلکسر با ترمیم سطحmsl) ) ارائه می‌شود. در ادامه، یک پمپ بار جدید پیشنهاد می‌شود که تطابق جریانی دقیقی دارد. پمپ بار مبتنی بر تقویت‌کننده با فیدبک مثبت است که بهره بالایی دارد و در عین حال توان مصرفی آن نسبت به ساختار مرسوم افزایش نیافته است. نتایج شبیه‌سازی درفناوری0.18میکرومتر و با ولتاژ تغذیه 1.8 ولت توسط نرم‌افزار cadence انجام می‌شود. نتایج شبیه‌سازی نشان می‌دهد که مقدار توان مصرفی استاتیک آشکارساز فاز-فرکانس برابر 0.5 میکرو وات و حداکثر فرکانس کاری آن 2 گیگاهرتز است. هم‌چنین، تطابق جریانی پمپ بارحدود 99.5 درصد است .
کلیدواژه سنتز کننده‌های فرکانس، حلقه قفل تاخیر، آشکار ساز فاز- فرکانس پویا، پمپ بار، توان مصرفی پایین
آدرس دانشگاه آزاد اسلامی واحد ساری, گروه مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد ساری, گروه مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد ساری, گروه مهندسی برق, ایران
پست الکترونیکی s.m.anisheh@gmail.com
 
   design of dynamic frequency phase detector and charge pump with low power consumption in 180nm technology  
   
Authors esmailisaraji f. ,ghorbani a. ,anisheh m.
Abstract    delay lock loops are widely used in frequency synthesizer circuits, digital transceivers and clock synchronization. currently, the delay lock ring is considered more than the phase lock ring due to shorter locking time, higher speed, better conditions in terms of stability and less jitter. in this paper, a dynamic phase-frequency detector based on cmos inverter and multiplexer single with level restoration (msl) is presented. next, a new charge pump is proposed that has a precise flow compliance. the charge pump is based on a positive feedback amplifier that has a high gain and at the same time its power consumption has not increased compared to the conventional structure. the simulation results are performed in cadence software at 0.18 micrometer technology with a supply voltage of 1.8 volts. the simulation results show that the static power consumption of the phase-frequency detector is 0.5 μw and its maximum operating frequency is 2 ghz. also, the charge pump current matching is about 99.5%.
Keywords frequency synthesizers ,delay lock loop ,dynamic frequency-phase detector ,load pump ,low power consumption
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved