>
Fa   |   Ar   |   En
   یک مقایسه‌گر جدید با قابلیت حذف نویز fpn برای استفاده در سنسورهای تصویر  
   
نویسنده کرم زاده خدیجه ,تیموری مسعود ,دوستی مسعود ,ترک زاده پویا
منبع مهندسي برق دانشگاه تبريز - 1401 - دوره : 52 - شماره : 4 - صفحه:259 -268
چکیده    چکیدهدر این مقاله، یک مقایسه گر برای استفاده در سنسورهای تصویر cmos معرفی شده است که  علاوه بر عملیات مقایسه ولتاژ برای مبدل داده، نویز fpn پیکسل را نیز می تواند حذف کند. به علت وجود  تعداد زیادی مدار در سنسورهای تصویر ستون موازی ، این تکنیک با ادغام مدار حذف  نویز در مبدل داده، می تواند به صرفه جویی در مصرف توان، سطح سیلیکونی و زمان عکس برداری کمک کند. نتایج شبیه‌سازی نشان می‌دهد که مقایسه گر پیشنهادی برای محدوده ورودی0.7 تا 1.7 ولت با دقت 1 میلی ولت می تواند عملیات مقایسه و حذف نویز را در25 نانوثانیه انجام دهد. کل توان مصرفی مقایسه گر 64 میکرووات می باشد که دارای تغذیه 1.8 و 2.5 ولتی بوده و نویز fpn تا دامنه 50 میلی‌ولت را با دقت خوبی حذف می نماید. همچنین کل نویز ارجاع‌شده به ورودی مقایسه‌کننده برای پهنای باند 1 هرتز تا 1 گیگاهرتز 500 میکرو ولت به‌دست آمد. جانمایی مدار مقایسه گر 380×7 میکرومتر مربع می باشد. تمامی مدارها با تکنولوژی 0.18μm cmos طراحی و توسط شبیه ساز spectre شبیه سازی شده است.
کلیدواژه سنسور تصویر cmos، adc تک ‌شیب، نمونه‌برداری دوگانه همبسته، سوئیچ خازنی، fpn
آدرس دانشگاه آزاد اسلامی واحد علوم تحقیقات تهران, گروه مهندسی برق و کامپیوتر, ایران, دانشگاه صنعتی ارومیه, دانشکده مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد علوم تحقیقات تهران, گروه مهندسی برق و کامپیوتر, ایران, دانشگاه آزاد اسلامی واحد علوم تحقیقات تهران, گروه مهندسی برق و کامپیوتر, ایران
پست الکترونیکی p-torkzadeh@srbiau.ac.ir
 
   a new comparator with fpn noise suppression capability for use in image sensors  
   
Authors karamzadeh khadijeh ,teymouri masood ,dousti masoud ,torkzadeh pooya
Abstract    in this paper, a comparator is introduced for use in cmos image sensor which can suppress the fpn noise of the pixel in addition to comparing voltages. due to a large number of circuits in the column-parallel image sensors, this technique can help save power, silicon area, and imaging time by merging the noise suppression circuit in the data converter. simulation results show that the proposed comparator for the input range of 0.7 to 1.7 volts with an accuracy of 1 mv can do the comparison and subtraction in 25 nanoseconds. the total power consumption of the comparator is about 64 microwatts, which has 1.8- & 2.5-volt power supply and removes fpn noise up to the range of 50 mv with good accuracy. total noise referred to the input of the comparator for the bandwidth of 1 hz to 1ghz was obtained 500μv. all circuits are designed in 0.18μm cmos technology and simulated by specter simulator.
Keywords cmos image sensor ,single-slope adc ,correlated double sampling ,switch capacitor ,fpn
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved