|
|
ارائه یک الگوریتم کلیدزنی برای جبرانساز ولتاژ مبتنی بر مبدل ac-ac بدون نیاز به مدار اسنابر
|
|
|
|
|
نویسنده
|
فرهادی کنگرلو محمد ,گلوانی سجاد
|
منبع
|
مهندسي برق دانشگاه تبريز - 1399 - دوره : 50 - شماره : 4 - صفحه:1745 -1756
|
چکیده
|
جبرانساز سری ولتاژ برای جبران کمبود ولتاژ در سطوح ولتاژ پایین در سیستمهای توزیع استفاده میشود. این جبرانسازها در حقیقت مبدلهای سری با شبکه هستند که در صورت کاهش بیش از حد قابلقبول ولتاژ، وارد مدار شده و ولتاژ ازدسترفته را جبران میکنند. در این مقاله، یک الگوریتم برای کلیدزنی جبرانساز سری ولتاژ مبتنی بر مبدل acac ارائه میشود. در مبدلهای acac به دلیل استفاده از کلیدهای دوطرفه و لزوم رعایت زمان مرده کلیدزنی، وجود مدارهای اسنابر موازی با کلیدها برای فراهمکردن مسیری برای عبور جریان در زمان مرده کلیدزنی (بهمنظور کاهش dv/dt روی کلیدها) ضروری است. مدارهای اسنابر علاوه بر اضافهکردن اجزای مدار دارای تلفات نیز هستند. با استفاده از الگوریتم کلیدزنی پیشنهادی، مدارهای اسنابر قابلحذف هستند چرا که وجود مسیر جریان در هر لحظه زمان و از جمله در حین کلیدزنی تضمین میشود. برای اثبات کارایی الگوریتم پیشنهادی نتایج شبیهسازی نرمافزاری ارائه میشود.
|
کلیدواژه
|
جبرانساز ولتاژ، کمبود ولتاژ، مدار اسنابر، مبدل ac-ac، الگوریتم کلیدزنی
|
آدرس
|
دانشگاه ارومیه, دانشکده مهندسی برق و کامپیوتر, ایران, دانشگاه ارومیه, دانشکده مهندسی برق و کامپیوتر, ایران
|
پست الکترونیکی
|
s.galvani@urmia.ac.ir
|
|
|
|
|
|
|
|
|
A Switching Algorithm for AC-AC Converter Based Voltage Compensator without Using Snubber Circuit
|
|
|
Authors
|
Farhadi-Kangarlu M. ,Galvani S.
|
Abstract
|
Series voltage compensation is used in lowvoltage distribution system to compensate for voltage variations. The compensators are indeed seriesconnected converters which inject the missing voltage in series to the grid in case of voltage sag. In this paper, a switching algorithm for ACAC converter based voltage compensator is proposed. As the bidirectional AC power electronic switches are used in the ACAC converters, considering the switching deadtime, snubber circuits should be used in parallel with the switches to provide a current path during the deadtime and hence to reduce the dv/dt stresses on the switches. The snubber circuits increase the circuit elements and have their own power losses. Using the proposed switching algorithm, the snubber circuits could be eliminated since a current path is always (including the deadtime) guaranteed. In order to evaluate the proposed algorithm, the simulation studies and discussions are presented.
|
Keywords
|
|
|
|
|
|
|
|
|
|
|
|