>
Fa   |   Ar   |   En
   طراحی یک مدار نمونه‌بردار و نگه‌دار با دقت 12-Bit جهت نرخ داده 200ms/S  
   
نویسنده محمودیان حمید ,دولتشاهی مهدی
منبع روش هاي هوشمند در صنعت برق - 1393 - دوره : 5 - شماره : 2 - صفحه:53 -60
چکیده    در این مقاله، یک مدار نمونه‌بردار و نگه‌دار تمام تفاضلی با دقت 12 بیت برای نرخ داده 200 ms/sارایه گردیده است. در مدار پیشنهادی این مقاله به منظور افزایش خاصیت خطی و همچنین افزایش میزان ولتاژ عملکرد، ازسوییچ‌های بوت استرپ جهت نمونه‌برداری از سیگنال ورودی استفاده گردیده است. همچنین به منظور جلوگیری از اثر بارگذاری طبقات بعدی بر روی مدار پیشنهادی از یک بافر خروجی با بهره قابل تنظیم جهت افزایش خاصیت خطی استفاده گردیده است. عملکرد مدار پیشنهادی توسط نرم افزار hspice با استفاده از تکنولوژی cmos-0.35um مورد شبیه‌سازی قرار گرفته است که نتایج شبیه‌سازی، عملکرد مناسب مدار را جهت نرخ داده 200ms/s با دقت 12 بیت در خروجی تصدیق می‌کند.
کلیدواژه نمونه‌بردار و نگه‌دار ,تزریق بار ,سوییچ بوت استرپ
آدرس موسسه آموزش عالی جهاد دانشگاهی اصفهان, کارشناس ارشد - موسسه آموزش عالی جهاد دانشگاهی اصفهان, ایران, دانشگاه آزاد اسلامی واحد نجف آباد, استادیار - دانشکده مهندسی برق، دانشگاه آزاد اسلامی، واحد نجف آباد, ایران
 
     
   
Authors
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved