>
Fa   |   Ar   |   En
   طراحی و شبیه‌سازی یک مدار نمونه‌بردار و نگه‌دار جدید با دقت 12 بیت و نرخ نمونه‌برداری یک gs/s با استفاده از تکنیک نمونه‌برداری دوگانه  
   
نویسنده چمن پیرا نجمه ,زنجانی محمدعلی ,دولتشاهی مهدی
منبع روش هاي هوشمند در صنعت برق - 1397 - دوره : 9 - شماره : 34 - صفحه:3 -10
چکیده    در این مقاله، یک مدار جدید نمونه‌بردار و نگه‌دار sample and hold (s&h) با دقت 12bit و نرخ نمونه‌برداری 1 gs/s با استفاده از تکنیک نمونه‌برداری دوگانه پیشنهاد شده است. تکنیک نمونه‌برداری دوگانه این امکان را فراهم آورده است که مدار همیشه در فاز نگه‌داری عمل نماید که خود منجر به افزایش سرعت کل سیستم در مبدل‌های داده می‌شود. به‌منظور کاهش خطاهای ناشی از غیرخطی بودن سوئیچ‌های ورودی، از سوئیچ‌های انتقال transmission gate (tg) استفاده شده است چرا که مقاومت خطی‌تری نسبت سوئیچ mos دارند. مدار s&h پیشنهادی در نرم‌افزار hspice و با فناوری‌های 180nm cmos و 45nm cmos شبیه‌سازی شده است. شبیه‌سازی مدار در هر دو فناوری با ولتاژ تغذیه 1.8v انجام شده است و به ترتیب دارای 8mw و 300µw توان مصرفی هستند. از دیگر نتایج شبیه‌سازی می‌توان به مقدار 12bit دقت در هر دو فناوری اشاره نمود که در فناوری 180nm برای فرکانس ورودی 50.29mhz و در فناوری 45nm برای فرکانس ورودی 43.45mhz بدست آمده است، درحالی که فرکانس نمونه‌برداری در هر دو فناوری برابر با 1ghz می‌باشد.
کلیدواژه نمونه‌بردار و نگه‌دار، نمونه‌برداری دوگانه، دقت، نرخ نمونه‌برداری
آدرس دانشگاه آزاد اسلامی واحد نجف آباد, دانشکده مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد نجف آباد, دانشکده مهندسی برق, ایران, دانشگاه آزاد اسلامی واحد نجف آباد, دانشکده مهندسی برق, ایران
 
   Design and simulation of a new sample and hold circuit with a resulation of 12bit and a sampling rate of 1 GS/s using a dual sampling technique.  
   
Authors Chamanpira Najmeh ,Zanjani Seyed Mohammad Ali ,Dolatshahi Mehdi
  
 
 

Copyright 2023
Islamic World Science Citation Center
All Rights Reserved