|
|
پیاده سازی و بهینه سازی سخت افزاری بلوک رهگیر در گیرنده های gps باند پایه مبتنی بر fpga و آزمون تحمل خرابی آن
|
|
|
|
|
نویسنده
|
موسوی میرکلائی محمدرضا ,رمضانی علی رضا
|
منبع
|
علوم و فناوري دريا - 1399 - شماره : 94 - صفحه:1 -12
|
چکیده
|
در گیرندههای gps، با توجه به ساختار سیگنال ارسالی و تاثیر گذاری عوامل فیزیکی بر روی آن که باعث کاهش شدید توان سیگنال دریافتی میگردد، از بلوکهای مختلفی برای استخراج و بازیابی دادههای ماهواره، استفاده میشود. دو بلوک ابتدایی به ترتیب بلوک ردگیری و بلوک رهگیری نام دارند. بلوک ردگیری به منظور تخمین زدن ساده فرکانس داپلر و فاز کد عمل میکند و بلوک رهگیری عمل دنبال کردن سیگنال ماهواره برای استخراج دادههای ناوبری را انجام میدهد. قفل ماندن حلقههای pll و dll این بلوک بر روی سیگنال دریافتی در شرایط سختی همچون سیگنال ضعیف، حرکت شتابدار و ... امر مهمی است. از این رو، در حالتهایی که حلقهها باز میشوند و فرکانس داپلر و فاز کد سیگنال دریافتی را گم میکنند، بسته به قابلیتها و امکانات تعبیه شده در این بلوک، مدت زمان بسته شدن دوباره این حلقهها، یکی از امتیازات ویژه برای این بلوک به حساب میآید. در این مقاله، به پیادهسازی بهینه شده سختافزاری بلوک رهگیری مبتنی بر fpga پرداخته شده و به صورت عملی و با پیادهسازی سختافزاری، سرعت بسته شدن حلقههای موجود در این بلوک و دنبال کردن سیگنال را ارزیابی مینماییم.
|
کلیدواژه
|
gps ,fpga ,فیلتر کالمن، فاز حامل، فاز کد، فرکانس داپلر
|
آدرس
|
دانشگاه علم و صنعت ایران, دانشکده مهندسی برق, ایران, دانشگاه علم و صنعت ایران, دانشکده مهندسی برق, ایران
|
|
|
|
|
|
|
|
|
|
|
Implementation a tracker hardware block of GPS receivers on FPGA and failure test
|
|
|
Authors
|
Mousavi S. M ,Ramezani A. R.
|
Abstract
|
In GPS receivers, due to the structure of the transmitted signal and the influence of physical factors on it, which greatly reduces the received signal power, different blocks are used to extract and retrieve satellite data. The first two blocks are called the acquisition block and the tracking block, respectively. The acquisition block operates to simplify the estimation of Doppler frequency and the code phase, and the tracking block performs the tracking of the satellite signal to extract the navigation data. Locked the PLL and DLL loops of this block on the received signal under critical conditions such as weak signal, accelerated movement, etc. is very important. Therefore, in cases where the loops open and lose the Doppler frequency and phase code of the received signal, depending on the capabilities embedded in the block, the duration of the loops being reclosed is one of the special privileges for this block. This paper deals with hardware implementation of FPGAbased optimized tracking block and evaluates the speed of closing the loops in the block and following the signal with the practical implementation of the hardware.
|
Keywords
|
|
|
|
|
|
|
|
|
|
|
|