|
|
طراحی حلقه قفل شده تاخیر برای گیرنده های بی سیم جهت بکارگیری در کاربردهای فرکانس بالا
|
|
|
|
|
نویسنده
|
غلامی محمد ,رحیم پور حمید ,قاسمی جمال ,اسمعیلی پایین افراکتی ایمان
|
منبع
|
مهندسي برق و الكترونيك ايران - 1395 - دوره : 13 - شماره : 4 - صفحه:15 -22
|
چکیده
|
در این مقاله، یک راهکار جدید با استفاده از الگوریتم بهینه سازی گرادیان برای ساخت حلقه های قفل شده تاخیر ارائه شده است. از جمله ویژگی های برجسته این ساختار می توان به سرعت بالای قفل شدن و فرکانس بالای عملکرد مدار اشاره کرد. در این ساختار به جای بلوکهای آشکارساز فازفرکانس، پمپ بار و فیلتر حلقه از یک پردازنده استفاده شده است. در فرستنده های دیجیتال از یک پردازنده برای دیکد کردن، کد کردن، آشکارسازی و ... استفاده می شود. بنابراین می توان از همین پردازنده برای ساخت حلقه قفل شده تاخیر استفاده کرد. در نتیجه پیچیدگی ساختار حلقه قفل شده تاخیر پیشنهادی، نسبت به ساختارهای متداول حلقه های قفل شده تاخیر کمتر می شود. ساختار مورد نظر توسط نرم افزار متلب در استاندارد بلوتوث شبیه سازی شده است. پنج سلول تاخیر برای گرفتن فرکانس خروجی برابر با 4/2 گیگاهرتز توسط فرکانس ورودی 480مگاهرتز در ساختار ارائه شده مورد استفاده قرار گرفته است. شبیه سازی های انجام شده صحت عملکرد و سرعت بالای قفل شدن این ساختار جدید را تایید کرده است.
|
کلیدواژه
|
حلقه قفل شده تاخیر، الگوریتم گرادیان، زمان قفل شدن، مدارات سرعت بالا، فرکانس بالا.
|
آدرس
|
دانشگاه مازندران, دانشکده فنی و مهندسی, ایران, دانشگاه مازندران, دانشکده فنی و مهندسی, ایران, دانشگاه مازندران, دانشکده فنی و مهندسی, ایران, دانشگاه مازندران, دانشکده فنی و مهندسی, ایران
|
پست الکترونیکی
|
i.esmaili.p@umz.ac.ir
|
|
|
|
|
|
|
|
|
Design of Delay locked loop for Wireless Receivers to Use in High Frequency Applications
|
|
|
Authors
|
Gholami M. ,Rahimpour H. ,Ghasemi J. ,Esmaeili I.
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|